2013-01-20 1 views

답변

4

"화면 비율"은 메모리에 액세스 할 때 주소 비트와 데이터 비트의 수를 나타냅니다.

예를 들어, 65,536 비트를 보유하는 메모리가 있다고 가정 해보십시오. 주소 당 8 개의 데이터 비트를 사용하면 8,192 개의 주소 (65,536/8 = 8,192)가됩니다. 이는 13 개의 주소 비트 (2^13 = 8,192)를 의미합니다. 따라서 65,536 비트를 액세스하기위한 하나의 종횡비는 8 데이터 비트와 13 어드레스 비트입니다.

하지만 주소 당 16 데이터 비트가 필요하다고 가정 해보십시오. 4,096 * 16은 65,536이므로 4,096 개의 주소 만 가질 수 있습니다. 이 경우 12 개의 주소 비트 만 가질 수 있습니다. 따라서 65,536 비트의 메모리에 액세스하기위한 또 다른 종횡비는 16 데이터 비트와 12 어드레스 비트입니다.

2

가로 세로 비는 RAM 블록의 데이터 구성에 사용되는 또 다른 용어입니다.

Xilinx FPGA에서 블록 RAM은 수 킬로 비트의 RAM을 포함하는 전용 2 포트 메모리입니다. FPGA는 이러한 블록을 여러 개 (또는 여러 개) 포함합니다.

각 작은 논리 블록의 내부는 구성 가능한 룩업 테이블이다. 일반적으로 논리 기능에 사용되지만 몇 비트 RAM으로 재구성 할 수 있습니다. 여러 개의 RAM을 여러 개의 RAM으로 결합 할 수 있습니다. 분산 RAM입니다.

두 유형의 RAM은 모두 데이터로 초기화하거나 ROM으로 사용할 수 있습니다.

자세한 내용은 여기에서 확인할 수 있습니다. http://www.xilinx.com/support/index.htm#nav=sd-nav-link-182711&tab=tab-sd