2014-08-22 4 views

답변

0

반전 된 클럭 clock_n <= not clock은 50/50 퍼센트의 듀티 사이클을 가정 할 때 위상이 180 도인 클록과 같습니다.

하지만이 시계는 왜 수동으로 설명하나요? 그것은 PLL, DCM 또는 MMCM에서 시계처럼 보입니다. 생성 된 클록은 UCF와 XDC의 두 경우 모두 클록 수정 블록 (xdc 항의 CMB)의 CLKIN *에서 자동으로 파생됩니다.

UG612는 UCF 타이밍 제약 조건을 설명합니다. 27 ~ 32 페이지를보십시오 : http://www.xilinx.com/support/documentation/sw_manuals/xilinx11/ug612.pdf