digital

    0

    1답변

    내가 같은 컴파일 오류가 점점 오전 : "오류 (10663) : jdb_Blogic_v.v에서의 Verilog HDL 포트 연결 오류 (7) : 출력 또는 포트 입출력" f "를 구조적 네트 식으로 연결해야합니다." 오류가있는 줄을 주석으로 달았습니다. Verilog에 익숙하지 않아이 오류로 인해 프로젝트가 계속 진행되는 것을 막을 수 있습니다. 또한 mu

    1

    3답변

    case 문에 숫자 배열을 전달하려고합니다. 예 : 사용자에게 값 12를 입력하도록 요청합니다. 그런 다음 배열 [1,2]로 분할합니다. 그런 다음 메서드 케이스 문으로 전달합니다. 내 사례 문장은 1과 2의 디지털 형식을 출력하는 것입니다. 내 호 : 1 요소의 입력 이상을 인쇄 할 수 없습니다. 1과 2를 모두 하나의 배열로 디지털 숫자로 출력 할 수

    1

    1답변

    개인 디지털 서명 (암호가있는 문자열) (원시 또는 base64 인코딩)에 서명해야하는 프로젝트가 있습니다. 인터넷에서 검색 한 결과 개인 디지털 인증서가 x.509 형식 (RSA)임을 확인했습니다. xcode에서 UIFileSharingEnabled를 Enabled로 설정하고 Itunes를 사용하여 rsa.p12 인증서를 업로드했습니다. 다음으로 (데이터

    3

    1답변

    에 극점과 영점 위치를 Z는-변환 : y(n) = x(n) + 2x(n-1) + 4x(n-2) + 2x(n-3) + x(n-4) 이 시스템에는 기둥이없는 곳. MATLAB에서 전달 함수를 계산하면 HZ = 1 + 2 z^-1 + 4 z^-2 + 2 z^-3 + z^-4이 정확하지만 0 점을 플롯하려고하면 원점에 극점이 있습니다. 그러나 시스템의 임펄스

    0

    3답변

    내 자신의 연구를 통해 프로세스 내에서 신호를 할당하면 프로세스 후에 신호가 업데이트된다는 것을 이해합니다. 이제 우리가 출력에 값을 직접 할당하면 프로세스 후에 업데이트 될 것인가? 나는 두 가지 버전을 간단한 예로서 첨부하여 의미를 설명합니다. 버전 1 : library IEEE; use IEEE.STD_LOGIC_1164.ALL; entity t

    0

    1답변

    나는 Verilog에 새로 왔지만 왜 신호에 대한 net (subcounter_of_counter)에 대한 불법 참조가되지 않습니다. 나는 wire [n-1:0] subcounter_of_counter; reg [n-1:0] mask,free; always @(*) begin //command or id or mask or free or subcoun

    1

    1답변

    나는 간단한 디지털 루팅 기능이있어서 다른 해결책을 물어보고 싶습니다. 여기에 내 첫 번째 아이디어가있다. 더 빠른 기능을 찾도록 도와 줄 수 있습니까? private static int digitalRooting(int inputNumber) { int plurality = 0, digit = 0, t

    -3

    2답변

    우리 회사에서는 보드를 사용하여 티켓 상태를 표시합니다. 칸반 보드와 같지만 더 많은 칼럼이 있습니다. 그래서 첸은 당신이 테이블 위에 올려 놓은 티켓입니다. 그것은 테이블에 그려져 있습니다. 열 (때로 행 행으로 분할 됨)은 상태 (개발, 테스트 등)를 나타냅니다. 문제는 이것이 모두 수동이라는 것입니다. 디지털 설치를 도와주는 소프트웨어를 찾고 있습니다

    2

    1답변

    나는 aduino의 출력 포트를 사용하여 장비를 제어했습니다. 하지만 인터넷을 통해 제어하려고합니다. 이더넷 쉴드를 사용하여 웹 페이지를 만들고 제어하는 ​​방법은 무엇입니까?

    1

    1답변

    이 오류는 몇 번이나 발생하지만 초보자에게는 유용합니다. 나는 아직도 내 자신의 코드에서이 오류를 해결하는 방법을 볼 수 없다. 아래에 오류와 코드가 모두 인쇄되어 있습니다. 누구든지 입력 해 주셔서 감사합니다. Error (10818): Can't infer register for count[0] at 5bit_PHreg_vhdl.vhd(21) becau