pci-e

    0

    1답변

    일부 구형 하드웨어에 있던 타사 소유 소프트웨어가 있습니다.이 시스템에는 특수 기계에 연결된 PCI SCSI 카드가 있었으며,이 소프트웨어는 프로그래밍되어 있습니다 카드가 꽂혀있는 PCI 포트를 살펴보십시오. 나는 최근에 박스를 HP elitedesk 800 G3 타워로 업그레이드했습니다. 나는 더 이상 PCI 포트가 없으므로 PCIe 카드에 사용자 정의

    0

    1답변

    여기에 PCIe가 연결된 FPGA 장치와 드라이버가있는 Linux 4.4 (필자는 같은 방식으로 실패한 구형 커널에서 작업하곤했습니다) 및 자체 설계의 드라이버 . 이들은 정상적인 조건에서 잘 작동하지만, 이제는 핫 플러그 ​​조건에서 작동하도록 노력합니다. 이것은 실제 하드웨어 핫 플러그가 아니며, 내가 시도한 것은 보통 디바이스의 sysfs 디렉토리에있

    1

    1답변

    현재 uboot pci init 프로세스를 연구 중입니다. pci 버스 검사에는 기능 호출 pci_hose_read_config_word()이 있습니다. Here is Source Code 하지만 uboot의 모든 소스 코드를 검색하는 이유는 기능이 구현 찾을 수 있습니까? 감사

    -2

    1답변

    저는 데스크톱 컴퓨터를 만들려고하고 있으며이 PCIe 레인이 어떻게 분산되어 있는지 이해하려고합니다. 목표는 특정 설정에 필요한 레인 수를 계산할 수 있다는 것입니다. 그것은 Z170 칩셋을 포함 : 나는 사양 [1]에 따라 아수스 Z170-P 마더 보드에서 찾고 있어요. 보드에서 "CrossfireX Ready"라고 읽으면 두 개의 그래픽 카드를 연결할

    0

    1답변

    PCI Express (PCIE)를 통해 컴퓨터에 연결된 Arria V GX FPGA 스타터 키트를 사용했습니다. 키트에서는 파이프 라인 전송을 사용하여 직접 메모리 액세스 (DMA) 읽기/쓰기를 구현했습니다. DMA는 PC 메모리에서 데이터를 읽은 다음 PCIE를 통해 PC 메모리의 다른 영역에 기록합니다. 사용 된 IP는 구성이 Gen1 x8, 32 비

    1

    1답변

    새로운 장치가 PCI 버스에 연결될 때 누가 먼저 PCI 의 특정 장치의 구성 공간을 채우고 있는지 알고 싶습니다. 나는 바이오스와 운영 체제가 PCI 공간을 구성 할 수 있지만 누가 장치의 정보를 그들 모두에게 줄 수 있는지 알고있다.

    1

    1답변

    "lspci"출력에 표시된 노드를 장치 트리에 정의해야합니까? P2041RDB 용 장치 트리 파일이 있습니다. 이제는 하나의 노드 만이 pci, 즉 버스 0을 위해 생성됩니다. 이제 참조 보드를 사용자 정의하고 하나의 pcie-pci 브리지를 버스 0에 연결하고 4 개의 pci 장치가 해당 브리지에 연결됩니다. 그래서 내 lspci 출력에서 ​​6 노드가

    0

    1답변

    은 몇 가지 시나리오가 있습니다 널리 존재와 나는 호기심에 대한이야 : PCI 버스 DMA 와 메인 메모리로 GPU1에서 전송 이상 GPU2 메모리에 GPU1 메모리에서 전송 GPU1에서 DMA가없는 메인 메모리로의 전송 이러한 모든 시나리오는 CPU에서 지원하는 PCIe 레인의 총 수로 제한됩니까? Intel 시스템, ARM 시스템의 경우?

    1

    1답변

    자일링스 사. 이용 가능한 here 인 그것의 DMA PCIe IPcore를 사용을위한 몇몇 프로그램을 풀어 놓았다. 이러한 프로그램을 사용하는 경우 C2H 또는 그 반대로 고속 작업을 수행하는 프로그램이 있습니다. 기본적으로 호스트 측에서 DMA를 사용하고 있습니까? 아니면 이중화 된 코드를이 코드로 작성해야합니까? 다음과 같은 예를 들어,/쓰기 AXI-

    2

    1답변

    Dell PowerEdge 서버에 연결된 Intel x520 및 x540 이중 포트 NIC를 사용하고 있습니다. 모든 NIC 포트는 10Gbps에서 작동 할 수 있으므로 총 40Gbps입니다. 이 시스템에는 Xeon E5-2640 v3 CPU (Haswell Microarchitecture)가 포함 된 2 개의 소켓이 있습니다. 내가 직면하고있는 많은 문제