computer-architecture

    5

    2답변

    이 코드는 행렬을 네 가지 방식으로 변환합니다. 첫 번째는 순차적 쓰기, 비 순차적 읽기를 수행합니다. 두 번째는 그 반대입니다. 다음 두 개는 동일하지만 캐시를 쓰는 것을 건너 뜁니다. 순차 쓰기가 빠르며 캐시를 건너 뛸 때 속도가 빨라지는 것 같습니다. 캐시가 스킵되고있는 경우 왜 순차적 쓰기가 더 빨라지는지 이해할 수 없습니다. QueryPerform

    2

    1답변

    이 프로세스 만 현재 실행 중이라고 가정하고 특정 프로세스가 실행되는 동안 캐시의 내용을 알고 싶습니다. 나를 도울 수있는 도구가 있습니까? 아니면 어떤 y.mechanism? 미리 감사드립니다.

    0

    1답변

    나는 컴파일러에서 작업 중이며 실제로 코드를 느리게 만드는 최적화를 작성했습니다. 그것을 조사한 결과 코드 생성기가 내 최적화가 해제되었을 때 핸들 (우리 컴파일러의 경우에는 이중 참조)을 사용하기로 결정했으며 내 최적화가 실행될 때 핸들에 대한 포인터를 찾았습니다! 이로 인해 배열에 액세스 할 때마다 두 번째 대소 문자에 대해 하나의 참조 해제 지침이 추

    2

    2답변

    커널과 사용자 모드의 목적, 그리고 커널 모드와 사용자 모드 간의 전환이 어떻게 일어나는지 이해합니다. 그러나 커널 모드에서 발생하는 크래시는 디버그하기 어렵고 telnet (예 : here is an example)을 통해 연결하여 원격으로 수행해야한다고 많은 소식통이 말합니다. 왜 디버깅하기가 어렵습니까? 커널 스레드 중 하나에 (커널) 디버거를 연결하

    5

    2답변

    MIPS 아키텍처에 대한 연구를하고 있으며, mips에서 제공하는 제한된 명령어와 메모리 보호로 운영 체제가 어떻게 구현되는지 궁금합니다. 나는 운영체제가 특정 주소 범위가 실행되는 것을 어떻게 막을 지 궁금하다. 예를 들어 운영 체제가 PC를 특정 범위에서 작동하도록 제한 할 수 있습니까? 즉, 동적으로 할당 된 메모리에서 실행하는 것과 같은 것을 방지


    2

    1답변

    숙제를하고 있지만 총 캐시 미스 계산 방법을 잘 모르겠습니다. 나는 그것을 이해하려고 노력해 왔지만 그것은 나에게 의미가 없다. 일부 Mips 코드를 받았고 캐시 누락 횟수를 계산해야합니다. 여기에 문제가 있습니다 : 직접지도 캐시. 우리는 1024 블록의 다이렉트 맵 캐시를 제공받습니다. 각 블록은 MIPS 워드 (32 비트)입니다. 쓰기 미스가 발생할

    1

    1답변

    병렬 컴파일 아키텍처 코스의 경우 MPI 및 pthread에 대해 알아야합니다. 이 과정의 전반부는 병렬 프로그래밍을 기반으로합니다. 나는 CS 장이 아니며 CS 사람들과 같이 엄격한 프로그래밍 경험이 없습니다. 그래서 나는 조금 걱정이되며이 주제에서 일하는 다른 사람들로부터 약간의 피드백을 얻고 싶습니다. 저는 C 언어로 배경 지식을 가지고 있으며 지난

    0

    2답변

    분기 주소가 MIPS로 어떻게 계산되는지 이해할 수 없습니다. 여기 는 프로그램 카운터 (PC)에 발생하는 큰 그림이다 : 나는 오프셋 수 PC에 추가되기 전에 signed-extended입니다 이유를 참조 PC = PC + 4 + ((signed-extended offset)<<2) ,이 설정 될 필요가 단지 16 비트 값이다 32 비트 값으로 변환하지만

    1

    2답변

    저는 소프트웨어 엔지니어입니다. 컴퓨터 아키텍처 대학 과정에서 "ARM 프로세서의 프로그래머 모델"및 "ARM 프로세서 아키텍처"에 대한 이해가 쉽고 신뢰할 수있는 기사 또는 설명이 필요합니다. ..... 누구든지 이걸 도와 줄 수 있니? ..? 감사합니다 ...